职位描述
职责描述:1.配合国外团队开发并设计超低抖动时钟产生器,抗抖动等芯片。2.构建整体PLL结构,系统Behavior Model。3.与版图设计团队紧密合作,实现设计的布局视图。4.完成Top Level和Mixed Mode 仿真,以验证抖动是否满足规格。5.与产品工程师合作进行实验室芯片测试及验证。任职要求:1.具备以下电路设计经验(量产经验优先):Charge-Pump PLL、Fr****al-N PLL、Spread Spectrum PLL、Digital PLL、LCVCO、TDC、Ultra低相位噪声技术等2.高速数字电路设计和分析3.高频信号完整性(Signal Integrity)经验4.对Spectre、Hspice、ADS、MATLAB、System Verilog等仿真工具有良好的使用经验5.实验室和ATE测试计划、特性测量和批量生产。6.拥有高水平的分析/解决问题的能力和对细节的明显关注7.高度责任感及主动自发,能独立地推动项目完成8.3-5以上工作经验,硕士或博士学位
企业介绍
上海华时嘉库半导体有限公司成立于2021年7月,公司总部位于上海张江,在苏州及硅谷设有研发中心。华时嘉库专注于高端DSP时钟芯片的自主研发,并旨在成为国内专注于时钟芯片领域开发全系列产品的行业龙头企业,打破该领域长期被国外芯片垄断的局面。时钟芯片为各类SOC芯片提供稳定时钟信号,在5G通信、服务器、消费电子、电动汽车等领域具有广泛的应用前景。华时嘉库的创始人张达泉先生拥有20多年的半导体行业经验,曾成功创办了美国硅谷公司Phase****,是Timing Clock业界的先驱,获得英特尔、三星等知名产业集团投资。该公司在全球PC时钟芯片市场排名第三,后被Micrel收购,再被Microchip并购。华时嘉库的核心研发团队成员均来自国内高校及国际知名半导体企业,例如海思、安森美、瑞萨、高通、华为等。目前,华时嘉库正在扩大团队,我们希望能邀请更多有志之士加入我们的团队,共同见证华时嘉库的发展和成长。如果您有共同的愿景和追求,我们非常欢迎您成为我们团队的一员。加入我们,您将有机会共享华时嘉库蓬勃发展的成长红利,与我们一起创造更加美好的未来。