职位描述
职责描述:1. 根据项目要求制定模块设计规格,并参与芯片系统规格制定。2. 使用Verilog语言实现模块级的代码编写和设计文档。3. 完成模块级的RTL仿真,达成模块级功能验证和覆盖率指标。4. 参与顶层代码集成,语法检查,综合,RTL仿真及后仿等工作。5. 参与FPGA验证平台的开,协助FPGA验证。6. 参与样片测试和量产测试方案制定,协助完成样片测试和量产测试。任职要求:1. 硕士及以上(优秀本科亦可),集成电路,微电子,通信工程等相关专业,2年以上数字设计工作经验。2. 熟悉32位MCU内核和总线,熟悉SPI、I2C、UART等常用MCU接口。3. 熟悉soc系统的时钟控制、复位控制,对低功耗设计有一定的理解。4. 熟练掌握主流EDA工具,至少熟悉一种脚本语言。5. 熟悉C语言/汇编语言,了解MCU编程。6. 具备良好的沟通协调能力和团队合作精神,有较强的责任心和进取心。
企业介绍
公司简介 合肥六角形半导体有限公司成立于2019年4月,总部位于合肥,在上海和深圳分别设有研发中心和营销中心。致力成为全球领的高集成度、低功耗图像处理SoC芯片公司,助力客户创新发展推动万物互联时代智能终端的变革。核心团队成员来自AMD、灿芯、豪威、安森美、英特尔、凌阳等知名企业,平均15年工作经验,开发芯片累计出货数亿片。依托超低功耗视频图像处理显示控制芯片(关键技术包含自适应scaler技术、多图像格式支持、图像可变帧率转换技术、自研图像合成技术、低功耗数据流编解码技术、兼容多种高速图像通路接口等)和 RISC-V CPU的研发能力以及软件配套能力,开发的产品应用覆盖手机超高清视频编解码系统处理、AR终端图像处理、智慧家电图像显示控制、汽车中控图像处理等。